摘要
随着二维数字阵列阵元数量激增及同时多波束的要求,运算能力成为制约雷达系统设计的瓶颈.为降低数字阵列雷达系统的硬件成本,提出了一种基于锥角坐标系的方位和俯仰解耦合方法;基于现场可编程门阵列(FPGA)器件,给出了数字阵列雷达二维数字接收波束形成的工程实现.该方法利用行列分置的方式将二维数字阵列降维,大大降低了运算量.实验结果验证了本文方法的有效性.
-
单位西安现代控制技术研究所; 西安电子工程研究所
随着二维数字阵列阵元数量激增及同时多波束的要求,运算能力成为制约雷达系统设计的瓶颈.为降低数字阵列雷达系统的硬件成本,提出了一种基于锥角坐标系的方位和俯仰解耦合方法;基于现场可编程门阵列(FPGA)器件,给出了数字阵列雷达二维数字接收波束形成的工程实现.该方法利用行列分置的方式将二维数字阵列降维,大大降低了运算量.实验结果验证了本文方法的有效性.