摘要
本发明公开了一种基于FPGA的高速数据采集系统,它包括电源模块、时钟模块、数据输入模块、数据输出模块、数据采集和处理模块、数据缓存模块、系统控制模块和子板模块。本发明的数据输入模块采用FMC+接口,可灵活连接不同的子板模块实现不同高速数据的采集处理,额定数据速率高达28 Gbps;数据输出模块采用QSFP+和PCIe3.0接口,最大数据输出带宽可达166.031 Gbps;本发明搭载FPGA和STM32实现数据采集处理和系统控制的功能,具有传输速率高,处理延时低,可灵活配置等特点,适用于超高速高带宽远程数据的实时采集和处理。
- 单位