摘要
从无人机数据链的需求出发,使用现场可编程门阵列(FPGA)实现判决反馈均衡器(DFE),以消除无人机数据链中的码间干扰。文中利用System Generator对判决反馈均衡器进行建模,将模型转换为硬件,并通过硬件协调仿真在Xilinx virtex5 XC5VSX50T芯片上验证。仿真结果表明,在不同信道条件下,判决反馈均衡器能很好地克服码间干扰,适用于无人机信道。本文为无人机高速数据链均衡器的实现打下基础。
-
单位中国人民解放军陆军工程大学