一种高性能极化码Fast-SSC译码器设计

作者:林青; 杜高明; 戴吴骏; 王晓蕾
来源:微电子学与计算机, 2021, 38(02): 7-13+18.
DOI:10.19304/j.cnki.issn1000-7180.2021.02.002

摘要

为了进一步降低无线通信系统中信道编码极化码Fast-SSC译码器的译码延迟和硬件资源消耗,本文提出了两种对Fast-SSC译码算法的优化方法,基于FPGA硬件实现了码长N=1 024优化的Fast-SSC译码器.基于Fast-SSC译码树上的四种特殊结点Rate0、Rate1、Rep和SPC,提出分别以Rate0结点和Rep结点为基础进行组合型特殊结点的拓展,使译码树上的特殊结点类型由原来的四种增加至十种以上,进一步加快了搜索译码树的速度;提出存储器资源复用的方法,相同译码树深度的结点使用相同的存储空间.综合结果表明最大工作频率为169 MHz,译码延迟为1.71μs,数据吞吐率为599 Mbps,存储器消耗为14.8 Kbit,有效提升了Fast-SSC译码器的整体性能.

全文