摘要
为了探究硬件木马对集成电路芯片的危害,针对现有硬件木马设计规模相对较大、容易被检测等问题,提出了一种新的硬件木马设计.利用线性反馈移位寄存器生成的最大周期递归序列作为木马的激活序列,以在密码芯片中注入故障作为攻击手段,设计了一种规模可控的硬件木马电路.在FPGA芯片上实现的AES加密电路中植入木马,使用主流的基于K-L变换的硬件木马检测方法进行测试.实验结果表明,该设计具有很好的抗逻辑测试和抗旁路检测能力.
-
单位中国人民解放军陆军工程大学