<正>分频器在各种数字电路系统设计中均有广泛的应用,其有奇分频器和偶分频器之分,后者相较前者实现较为方便。目前很多厂家都提供特定的电路模块对时钟进行分频、倍频以及特定相移等,利用VHDL语言和可编程逻辑芯片实现分频则具有便于修改,可靠性高,利于产品升级等优势。本文设计一种预设参数控制的任意进制奇数分频器,既能实现占空比为50%的任意奇数分频器,又能实现占空比在1/2m到(2m-1)/2m之间调控的任意奇数m分频器。并