摘要

针对现有高可用性无缝环网基于CPU进行数据过滤方案存在的处理效率低的问题,提出了一种基于FPGA的过滤方案。分析高可用性无缝环网中的报文特点,基于FPGA的逻辑单元和存储单元进行重复过滤过滤模块(HSR_MUX)的设计,采用双重策略进行重复报文的过滤,最后搭建测试平台验证方案的可靠性。测试结果表明,基于FPGA的过滤技术可提高数据的处理效率,数据处理效率较常规的CPU过滤方案更有优势。

全文