摘要

准循环低密度校验码(QCLDPC码)以其优越的性能及较低的编译码复杂度得到了广泛的应用,目前,准循环LDPC码已成为CCSDS深空通信的方案之一。如何在FPGA上实现高速译码,则是QCLDPC码应用的一个焦点。该文简单介绍了QCLDPC码的译码实现过程,设计提出了快速处理校验节点迭代过程的实现方法,可以大大加快译码过程,尤其当校验矩阵行重较大时,有利于高速译码。