摘要
正交扫频信号源是现代电子系统的重要组成部分,其广泛用于许多领域。本文以PFGA为平台,采用直接数字频率合成技术(DDS技术),基于Verilog HDL描述语言设计一正交扫频信号源,其频率可设置。利用Quartus II软件编写程序、编译检查以及综合测试,最终在示波器中观察到频率可调的正交信号源。实验表明其正交扫频信号源其系统运行可靠,集成度高,抗干扰性强等特点。
- 单位
正交扫频信号源是现代电子系统的重要组成部分,其广泛用于许多领域。本文以PFGA为平台,采用直接数字频率合成技术(DDS技术),基于Verilog HDL描述语言设计一正交扫频信号源,其频率可设置。利用Quartus II软件编写程序、编译检查以及综合测试,最终在示波器中观察到频率可调的正交信号源。实验表明其正交扫频信号源其系统运行可靠,集成度高,抗干扰性强等特点。