码间干扰是影响无人机数据链高速传输的重要因素之一;为了减小码间干扰对数据链的影响,提高数据链的通信速度,文章在LMS算法的基础上,分析并设计具有并行处理功能的延时块LMS均衡器,利用verilog HDL完成了该算法在FPGA上的实现;仿真结果表明均衡器能有效地减少数据链中的码间干扰,通信速度提高一倍,这为以后研究设计更高速均衡器打下了基础。