摘要

设计了一款应用于GSM/WCDMA/LTE发射机中的多模10 bit数模转换器(DAC),该DAC采用了5+5的分段式电阻型结构,达到面积和性能优化折中。通过数字可编程设计,该DAC可根据不同带宽和数据率的要求合理地控制偏置电流的大小,实现不同应用场景的低功耗目标。此外,该DAC还集成了一款改进的直流偏移自校准电路,将发射机本振泄露的抑制提高了20 dB以上。而且,直流偏移自校准在芯片上电期间完成,既不影响通道的正常工作,又不消耗额外的功耗,解决了现有的技术问题。该DAC采用0.13μm 1P4M CMOS工艺进行设计和流片,占用芯片面积小于0.1 mm2。测试结果表明,该DAC在0.1~10 MHz的信号带宽下,具有63.0~76.8 dB的信噪失真比(SNDR)和67.9~77.9 dB的无杂散动态范围(SFDR);在1.5 V的供电电压下的最大功耗为2.2 mW。

全文