摘要
本文利用FPGA可编程逻辑器件的特点,设计并实现了基于FPGA的高速数据采集系统。本系统设计采用的FPGA是塞灵思公司的XC3SD3400A芯片。文中对整个硬件电路包括放大电路、AD转换电路、时钟电路、电源电路、存储电路以及外围电路等进行了设计,并利用Cadence Allegro SPB 16.2实现了电路原理图的制作和PCB板的制作。软件部分是利用FPGA硬件描述语言Verilog编程实现,使它作为控制器完成对信号的采集。
-
单位云南机电职业技术学院