摘要

针对复数浮点Chirp-Z变换工程实现资源大、效率低的问题,文中提出了一种Chirp-Z变换的FPGA流水处理架构,通过分时复用Cordic单元进行Chirp-Z变换系数计算优化逻辑资源。实验结果显示,该架构FPGA实现的最高主频可达250MHz,平均通过率可达每秒100兆复数浮点数据。

  • 单位
    中国电子科技集团公司第十四研究所