摘要
本发明涉及一种基于整数权重的非二进制逐次逼近型模数转换器,包括:栅压自举开关(1)、可配置电容DAC阵列(2)、电压比较器(3)、异步时钟产生电路(4)、可配置逻辑控制电路(5)、寄存器(6)以及可配置译码器(7)。该模数转换器的可配置电容DAC阵列、可配置逻辑控制电路和可配置译码器可在RES分辨率配置信号的控制下进行电路重构,以满足相应分辨率下的电路要求,实现分辨率的灵活配置;同时,采用非二进制电容DAC阵列,在量化过程中引入冗余,可对量化过程中的误差进行校准,同时减少整体量化时间,从而提高量化速度和精度,因此提高了模数转换器的转换速率和有效位数。
- 单位