摘要

设计并实现了一个用于植入式心电监测的12位低功耗逐次逼近型模数转换器(SAR ADC)。针对低功耗的应用需求,提出了一种静态预放大比较器与动态预放大比较器分时工作的时分比较方案,在保证比较精度的基础上实现了低功耗。针对低采样率时的漏电问题,采用了异步自控制逻辑、双电源电压供电和晶体管的最小栅长堆叠等方法,降低了漏电功耗。设计的ADC采用65nm CMOS工艺实现。仿真结果表明,采样率为1kS/s时,信噪失真比SNDR在各工艺角下均不小于69.9dB,有效位数为11.3位,功耗仅为30nW,漏电功耗占总功耗的11%,性能优值FoM为11.8fJ/(conv·step)。

全文