基于码密度法的FPGA进位链时延标定

作者:蔡东东; 何在民; 刘正阳; 樊战友; 武文俊
来源:时间频率学报, 2019, 42(03): 240-247.
DOI:10.13875/j.issn.1674-0637.2019-03-0240-08

摘要

现场可编程门阵列(FPGA)内部专用进位链资源可应用于时间数字转换(TDC)的高精度测量。各级专用进位链的延迟时间很小,一般量级为数十皮秒至一百多皮秒。基于FPGA实现TDC精密测量要解决的一个核心问题是如何精确标定各级进位链的延迟时间,码密度法是实现延迟时间标定行之有效的手段之一。基于EP2S60F1020C4芯片,通过向进位链输入基准时钟周期范围内大量的随机脉冲,经统计处理得到每一级进位链单元的延迟时间。测试表明,延迟时间测量的分辨率为42.6 ps。

全文