利用CPLD芯片的大容量、可编程特性,设计了具有缓存功能的高速异步串行通信接口芯片,以满足日益提高的快速串行通信要求。着重介绍了该接口芯片的工作原理、硬件构成及部分模块的VHDL设计过程,并通过计算机仿真和实验证明了设计的正确性。