在水声信号处理中,应用数字下变频技术可以有效降低数据率。数字下变频的系统设计中,首先依据软件无线电的理论将数字下变频的处理过程在MATLAB平台上进行浮点仿真,验证其系统结构的可行性和正确性。然后在XILINX的ISE平台上通过Verilog HDL编程,完成基于FPGA的数字下变频模块化设计。数字下变频系统模块主要包括混频器、数控振荡器、FIR滤波器模块和抽取模块。最后在Modelsim中进行仿真,分析各模块输出结果,将其与MATLAB的输出结果进行对比,验证硬件设计的正确性。