摘要
本发明公开了一种基于FPGAs的重配置异或门RO PUF电路及其工作方式,属于信息安全与硬件安全领域,其包括两个RO振荡环对、四个计数器和两个比较器构成;任意一个RO振荡环对是由一个双输出与门使能信号单元与七个双输出重配置异或门延时单元构成。本发明以其极大程度减少硬件资源开销,并保证重配置异或门RO PUF电路能够在FPGA上的通用性,从而可以用于芯片ID或者密钥生成器。实验结果表明,在PUF响应位数相同的情况下,本发明提出的重配置异或门RO PUF电路资源消耗仅仅为传统7阶RO PUF电路的0.78125%。
- 单位