摘要
对基于国产现场可编程门阵列(FPGA)和时间交织模数转换器(TIADC)的信号采集系统进行了研究,分析了TIADC应用过程中的硬件设计问题,考虑了噪声、抖动、频谱泄露等因素对信号采集系统性能的影响,并基于最小二乘法完成了TIADC通道失配误差的标定和校准。对设计的信号采集系统进行了动态性能测试,测试结果表明,设计的信号采集系统采样率达到10 GSa/s,实时采样带宽达到4 GHz。
-
单位中国电子科技集团公司第五十八研究所