摘要

提出了一种适合数字通信的码速率和内插倍数可变的并行结构数字基带成形滤波器的设计方法,使用MATLAB,软件进行了仿真和系数生成,并在以FPGA为核心的硬件平台上完成了实现和验证。在QuartusII软件中使用其内部嵌入式逻辑分析仪观察了不同符号速率成形后的符号波形,波形平滑均满足设计要求。采用这种方法实现的成形滤波器具有很强的灵活性,符合数字通信软件无线电的趋势。

全文