摘要

伴随半导体器件特征尺寸的逐渐缩小,在芯片制作过程中对各种污染缺陷的控制越发重要。离子注入可以达到设计掺杂纯度和注入精度的要求,但与此同时离子注入也具有负面效应,会影响到器件的电性参数和器件的良率。文章主要阐述因离子注入机晶片架内静电干扰导致刻蚀速率发生变化,进而引起缺陷形成的过程。通过改进离子注入机产生静电干扰的位置,达到消除缺陷的目的,为半导体设备传输过程中的升级改进提供有益参考。