随着大规模集成电路技术的不断发展,短波数字通信技术的需求及复杂度的不断增加,运用现场可编程门阵列(Field-Programmable Gate Array,FPGA)完成复杂短波数字通信技术实现是目前短波技术的一个重要研究方向。因此,提出一种短波多路并行数字收发机在FPGA中的设计与实现,通过滤波器资源优化设计,结合资源共享再利用的方式完成短波系统中频偏估计的精确估计及补偿,既能有效降低系统FPGA资源,又同时保证频偏估计及补偿精度,很大程度上提高了系统接收性能。