本文详述了一种基于FPGA的ARINC429高速数据过滤处理设计,采用接收FIFO结构,结合过滤处理技术,能够有效过滤ARINC429总线非本机接收数据,保证CPU仅处理含目标LABEL高速数据,降低处理负荷,提升数据处理性能,系统更具扩展性。该设计已应用于某型机载系统并得到较好验证。