摘要

本文提出一种高精度时钟信号占空比校正方法,采用环路负反馈的理论产生延时控制电压,并通过延时可控的占空比调整电路来产生高精度占空比的时钟信号。基于0.18μm工艺对所提出的校正方法进行了具体电路设计和PVT全面仿真验证,输入频率在100 MHz占空比变化范围6%~97%时,该方法都可以动态精确输出频率为100 MHz占空比为50%的信号,最大误差小于0.28%,功耗仅为4.8 mW,为高精度ADC采样和转换提供了高效的解决方案。