采用DWA技术的多位Σ-Δ调制器的设计

作者:徐思龙; 李宗伟; 丛宁
来源:微电子学与计算机, 2015, 32(01): 140-145.
DOI:10.19304/j.cnki.issn1000-7180.2015.01.031

摘要

设计一个内部采用2位量化器的二阶单环Σ-Δ调制器.为解决反馈回路中多位DAC元件失配导致的信号谐波失真问题,该调制器采用了数据加权平均(Data Weighted Averaging,DWA)技术来提高多位DAC的线性度.Σ-Δ调制器信号带宽为50kHz,过采样率(OSR)为64,采用MXIC公司的0.35μm混合信号CMOS工艺实现,工作电压为12V.后仿真结果显示,在电容随机失配5%的情况下,该调制器可以达到55.8dB的信噪比(SNR)和60.4dB的无杂散动态范围(SFDR).打开DWA电路比关闭DWA电路的情况下,SNR和SFDR分别提高8dB和13dB.整个调制器功耗为48mW,面积仅为0.6mm2.

全文