摘要
描述了一款采用0. 18μm CMOS工艺的14位2. 4 GHz DDS芯片。该芯片内部集成14位2. 4 GHz DAC将DDS数字波形转化为模拟波形输出。为了降低对DAC性能的设计要求,采用了数字辅助预失真校准技术来改善DDS模拟输出的动态性能。测试结果显示,在2. 4 GHz的采样率下,采用数字辅助预失真校准技术,输出35 MHz时,DDS芯片的SFDR由46. 6 d B提高到69 dB;当输出775 MHz时,DDS芯片的SFDR由31. 8 dB提高到53. 3 dB。
-
单位中国电子科技集团公司第二十四研究所; 重庆理工大学