为提高HL-2A装置低杂波电流驱动系统的实验效率,研制了高反射保护系统。使用Verilog硬件描述语言设计数字信号处理电路,选择EPM240T100C4型可编程逻辑器件(CPLD)实现数字信号处理;使用一个14位计数器,实现了在低杂波系统反射保护动作后间隔3.6ms后重启的功能。测试结果表明,该保护系统实现了设计要求。