文章设计出一种基于忆阻器的可重构逻辑门电路,并利用忆阻器的SPICE模型,对设计的电路进行了仿真验证。该电路单元可实现多种基本逻辑运算,在此单元电路基础上设计了3线-8线译码器的电路。可重构逻辑门电路结构简单,可实现多种逻辑运算,节约了硬件设计的资源,提高了设计的灵活性,并具有数据存储的功能,可为存储计算的硬件设计提供一些参考。