摘要
通过并行测试技术硬件实现方式和软件实现方式的分析,为了降低并行测试过程中任务分解和任务调度的难度,建立了基于FPGA的并行多通道信号产生模型,采用SOPC技术设计并实现了具有专用资源架构特点的并行多通道信号产生模块;模块通过增加支持并行测试的多通道激励,可以同时产生多路激励信号,并可以控制激励信号波形的类型及频率,降低了并行测试过程中任务分解和任务调度的难度,支持并行测试系统的实现与传统自动测试系统的并行测试升级改造。
-
单位中国人民解放军陆军工程大学