摘要
相控阵雷达是由多个不同功能的分系统组成,各分系统之间必须按照一定的时序协同工作,因此时序控制装置是相控阵雷达系统的重要组成部分。针对相控阵雷达波束扫描快、波束指向灵活和波束驻留时间变化大的需求,提出了一种雷达时序控制装置的设计方法,该方法采用CPCI+FPGA的系统架构,采用参数化、可编程的时序设计方式、具备灵活多样的时序输出接口、支持CPCI总线交换技术,具有完善的自我测试能力。经实际雷达工程验证该装置具有良好的通用性和较强的扩展能力。
- 单位
相控阵雷达是由多个不同功能的分系统组成,各分系统之间必须按照一定的时序协同工作,因此时序控制装置是相控阵雷达系统的重要组成部分。针对相控阵雷达波束扫描快、波束指向灵活和波束驻留时间变化大的需求,提出了一种雷达时序控制装置的设计方法,该方法采用CPCI+FPGA的系统架构,采用参数化、可编程的时序设计方式、具备灵活多样的时序输出接口、支持CPCI总线交换技术,具有完善的自我测试能力。经实际雷达工程验证该装置具有良好的通用性和较强的扩展能力。