摘要

各种数字系统的终端设备都需要对十进制信息进行数码显示,而LED和LCD是最常用的显示器件。在大规模可编程逻辑器件FPGA与CPLD的硬件基础上,根据显示译码器原理运用VHDL硬件描述语言对LED/LCD的通用七段显示译码器进行了设计,同时使用QUARTUSⅡ开发软件对设计电路进行了时序仿真和功能验证。此设计在大规模数字电路的数码显示中更为实用,具有设计简单、使用灵活和工作可靠等优点。

全文