摘要

选取具有数字接口、高集成度的锁相环(PLL)电路,实现了具备低相位噪声、快跳变、低杂散、高稳定度C波段宽带跳频源的发射机设计方案,系统跳频速度高于10 000跳/s,跳频带宽达240 MHz,数据传输速率快,体积约50 mm×70 mm×30 mm。按照该设计方案制作完成了具体的电路,经过实际测试,验证了该电路便于数字控制,体积小,成本低,系统的整体性能优异。