介绍了ARM内核嵌入式微控制器的性能特点,并针对电力系统继电保护的功能要求,提出了以ARM微控制器为核心,辅以复杂可编程逻辑器件(CPLD)的嵌入式综合数字继电器的设计思路及实现方案。通过对CPLD进行不同编程,该设计还可用于众多其他智能电器应用领域。最后,通过EMC试验及性能测试,给出这种应用的可行性结论。