摘要
基于3.3 V 0.35μm TSMC 2P4M CMOS工艺,设计并实现了一款高速锁相环电路。该电路的压控振荡器(VCO)采用环形结构,由电压-电流转换电路和差分延时环路组成,保证频率范围的同时也兼顾面积和相位噪声,版图面积只有0.03 mm2。测试结果显示,VCO输出频率范围为387.2851.2 MHz。锁相环分频比为32,当输入信号为15 MHz时,VCO输出信号频率为480 MHz,其8分频输出信号在频偏1 MHz处的相位噪声为-118 d Bc/Hz,时间间隔误差(Time Interval Error,TIE)抖动的均方根值为25.27 ps。
-
单位中国科学院; 中国科学院微电子研究所