摘要

针对目前从频域实现的锁相环提取同步信息的算法结构复杂的状态,提出一种在时域实现的正交幅度调制(QAM)符号定时方案:基于最大平均功率算法实现符号定时同步.通过对该算法的仿真研究,得到符号定时同步的FPGA实现方法,最后用Verilog HDL语言参数化设计方法实现符号定时同步模块的设计.对于QAM系统,利用该算法不需专门设计同步头即可为正确解调提供稳定可靠的符号定时同步信息.经实际验证,该算法稳定性很好,并且只在时域处理,省去了FFT变换,方便FPGA实现.

全文