摘要

随着第五代移动通信技术(5th generation mobile networks,5G)的推广与应用,对信息传输的效率和可靠性要求提高到了一个新的高度,对信道传输过程中的编码和译码效率和容错性有了更高的要求。5G NR(New Radio)标准最终确定了在移动宽带增强(eMBB)业务的长码块编码方案采用低密度奇偶校验(LDPC)码方案。LDPC码的纠错性能是目前最接近香农极限的编码方式,译码性能非常出色。但由于LDPC信道编码的复杂度较高,直接关系到系统硬件资源的消耗,甚至会限制系统的数据吞吐率,极大地限制了LDPC码在移动通信领域的应用。本文基于5G NR标准规定的LDPC码应用场景,在FPGA平台上设计LDPC译码电路,完成下行共享信道(DL-SCH)的信道译码过程,并分别从算法原理和电路结构上对LDPC译码电路进行优化,从而达到节省电路开销的目的。

  • 单位
    北华航天工业学院