摘要

目前,准循环LDPC (QCLDPC)已经广泛应用IEEE 802.11、IEEE 802.16、DVB-S2、CCSDS、3GPP5G-NR等系列标准。LDPC码的性能非常优越、复杂度较低、吞吐量高、可以进行并行解码,解码时延小。该文针对CCSDS131.0-B-2标准中10种码字的LDPC码以码率为单位在FPGA上进行了兼容实现,并给出了进一步实现高速译码和降低硬件资源的方法,为在实际工程实现需要提供了重要参考。