摘要

通过分析低密度奇偶校验(LDPC)码归一化最小和译码算法的特点,给出了LDPC码译码器整体结构和硬件实现的设计方案。通过分析与比较长码与短码的硬件实现参数,提出了一种在长码译码器两端分别增加串并、并串转换模块来提高译码速率以及能够提高译码并行度的译码校验矩阵的子矩阵分裂技术的设计思路。在具体的设计和实现中,详细介绍了译码器各模块的存储RAM与变量、校验节点更新处理模块的设计方案,同时还提出了迭代处理模块存储RAM的"空分"处理寻址方法。最后,测试结果表明,该译码器的稳定译码速率可达365 Mbps,从而实现了高速译码的设计要求,因此在卫星通信、5G移动通信等通信领域具有一定的应用前景。

全文