摘要

针对基于忆阻器构建的高效逻辑单元,利用忆阻器的特性,为异或逻辑提出了一种两步操作的实现方法。第一步,将异或逻辑操作使用的忆阻器数目减少为4个;第二步,改进电路结构,将操作步骤降低为两步。结果表明,采用该高效实现方法后,异或逻辑单元的逻辑计算延迟和逻辑资源占用量均得到改善。逻辑资源占用数目减少了33.3%,操作步骤数目降低了70.4%,极大地提高了忆阻器的计算效率。

全文