小数锁相环杂散分析及优化方法

作者:高晓强; 曹振坤; 张加程
来源:电子元器件与信息技术, 2021, 5(05): 102-104.
DOI:10.19772/j.cnki.2096-4455.2021.5.045

摘要

本文对小数锁相环的实现机理进行了简要的概述,根据其实现机理分析了一阶、二阶、三阶小数杂散出现的位置,并推广到多阶。随后根据小数杂散出现的位置以及鉴相器电荷泵的工作机理给出三种优化小数杂散的方法。应用该方法设计了一款小数锁相环产品,鉴相频率为10MHz,锁定频率为12.076GHz,小数杂散抑制可以达到-60dBc以下。