高锁定范围半盲型过采样时钟数据恢复电路设计

作者:高宁; 张长春; 方玉明; 郭宇锋; 刘蕾蕾
来源:南京邮电大学学报(自然科学版), 2014, 34(02): 111-115.
DOI:10.14132/j.cnki.1673-5439.2014.02.007

摘要

采用标准0.18μm CMOS工艺,设计了一种高锁定范围的半盲型过采样时钟数据恢复电路。该时钟数据恢复电路(Clock and Data Recovery,CDR)主要由鉴频器(Frequency detector,FD)、多路平行过采样电路、10位数模转换器(Digital To Analog Converter,DAC)、低通滤波器(Low Pass Filter,LPF)、多相位压控振荡器(Voltage Controlled Oscillator,VCO)等构成。该CDR电路采用模数混合设计方法,并提出了基于双环结构实现对采样时钟先粗调后微调的方法,并且在细调过程中提出了加权调相的方法缩短采样时间。仿真结果表明,该CDR电路能恢复1.254.00 Gbps之间的伪随机数据电路,锁定时间为2.1μs,VCO输出的抖动为47.12 ps。

全文