摘要

时间同步技术对于电力系统的正常运行和故障诊断都起着至关重要的作用,在时间同步系统中有很多设备并不支持IRIG‐B码对时,因此当现场GPS时钟服务器只提供IRIG‐B码对时信号而二次设备又不支持B码对时,就需要将对IRIG‐B(DC)码进行解码。本文提出了一种基于的FPGA的高精度IRIG‐B解码设计方法,具有精度高,功耗低,性能稳定等优点,并实现较强的抗干扰能力。