摘要

本文介绍了采用Quartus Ⅱ软件、Altera De2硬件电路板和Verilog HDL硬件描述语言设计了一个可以在FPGA芯片上实现的电子时钟。在Quartus Ⅱ的开发环境中编译和仿真了其程序,并一一调试运行状况。最终结果表明:该电子时钟切实可行,具有很好的发展前景。