摘要

介绍时分多址(Time Division Multiple Access,TDMA)技术,设计一种基于ARM+FPGA架构的系统级芯片(System on Chip,SoC)为控制核心的多路TDMA通信信号解调控制电路系统。TDMA解调射频电路采用两片收发一体化射频芯片,建立两路接收通道,单接收通道的最大带宽为56 MHz。系统数据接口和控制接口均采用以太网接口作为通信接口,使用双备份模式。系统具有精确的定时和同步功能,可实现两路TDMA信号的完整解调。

全文