基于FPGA的多路抢答器设计与仿真

作者:刘德方; 王先超; 陈秀明; 赵佳
来源:阜阳师范大学学报(自然科学版), 2021, 38(01): 80-84.
DOI:10.14096/j.cnki.cn34-1069/n/2096-9341(2021)01-0080-05

摘要

针对现有抢答器性能不稳定、不精确等问题,以FPGA芯片EP2C35F672C8为实现载体,通过QUARTUSII9.0和VHDL设计并实现一款新颖的八人四组抢答器。采用VHDL设计各模块并生成逻辑符号图,按照抢答器的工作原理,将逻辑符号图级联构成抢答器的顶层电路,通过功能仿真、下载验证目标文件。实验结果表明,该抢答器能够正确显示抢答选手组号,可以应用在各类竞赛性质的场合。与传统的PIC或者单片机设计方案相比,简化了接口和控制,操作方便灵敏度高,能有效提高系统的可靠性。

  • 单位
    阜阳师范大学

全文