摘要

本发明提出一种基于delta-sigma调制器的锁相环小数分频方法,采用吞脉冲式可编程分频器实现分频,该分频器其包括包括高速8/9预分频器、可编程M计数器、可编程A计数器、delta-sigma调制器和符号拓展模块;该分频器架构中:M计数器为n位计数器,而A计数器为m位计数器,以及分频比的整数部分的位数为(n+m)位、小数部分的位数为p位。通过调整n,m,p的值,获取不同的分频比和频率分辨率。该delta-sigma调制器为MASH型,并增加了一个位数少的误差反馈调制器和LFSR伪随机序列产生器,该MASH型delta-sigma调制器设计简单,易满足时序要求,版图面积小。尽管通过LFSR引入了抖动,但是并不会恶化delta-sigma调制器输出序列的低频处的噪声。