摘要

在自动测试系统中,为了实现多路并行PCM数据的同时接收与处理,设计了一种以FPGA为主控制核心的并行数据收发模块,该模块实现了隔离RS422接口电路设计,双通道并行PCM数据的接收,隔离分档电压输出等。并行数据收发的逻辑设计,采用乒乓操作的思想轮流通过单通道回传给上位机,由软件对数据进行分包检验处理。经过多次的实际测试验证每路PCM数据的传输速率可达1Mbyte/s,在保证合理性以及可靠性的前提下,相对于单通道数据的传输在速率上有了大幅提高。