摘要

设计了一种应用于超宽带(UWB)无线通信系统中的FFT/IFFT处理器。采用8×8×2混合基算法进行FFT运算,实现了2路64点或者1路128点FFT功能,并为该算法提出了一种新型的8路并行反馈结构。该结构提高了处理器的数据吞吐率,降低了芯片功耗。为了减少处理器中的乘法数目,提高时序性能,提出了改进型移位加算法。设计的FFT/IFFT处理器采用SMIC 0.13μm CMOS工艺制造,芯片的核心面积为1.44mm2。测试结果表明,该芯片最高数据吞吐率到达1Gsample/s,在典型的工作频率500Msample/s下,芯片功耗为39.6mW。与现有同类型FFT芯片相比,该芯片面积缩小了40%,功耗减少了45%。

  • 单位
    专用集成电路与系统国家重点实验室; 复旦大学