摘要
设计了一种普通数字复接器,并对该复接器进行了两步改进。普通复接器在时序控制信号的作用下,将四路信号从三态门依次复接输出;第一步改进是在普通复接器的输出部分增加了D触发器;第二步改进是在第一步改进的基础上,将信号产生与输出部分进行了逻辑结构的优化。从仿真波形、资源占用结果对比可得:第二步改进后的复接器,组合逻辑资源占用26个,比普通复接器少,复接信号经过30.62 ns输出,比第一步改进后的复接器速度快,并且波形效果好,无毛刺。
-
单位电子信息工程学院; 西华师范大学